# Mastermind on FPGA: logic and implementation.

SCUOLA DI INGEGNERIA E ARCHITETTURA Corso di Laurea Magistrale in Ingegneria Informatica Progetto di Sistemi Digitali M - Prof. Eugenio Faldella

Davide Di Donato Marco Valli Silvia Damiani

Anno Accademico 2017/2018

# Sommario

| 1 | Inti        | Introduzione                                   |     |  |
|---|-------------|------------------------------------------------|-----|--|
|   | 1.1         | Introduzione a MASTERMIND                      | 4   |  |
|   | 1.2         | Versione originale                             | 4   |  |
|   | 1.3         | Versione digitale                              | 5   |  |
|   | 1.4         | Strumenti di sviluppo utilizzati               | 6   |  |
| 2 | Des         | scrizione dell'architettura                    | 9   |  |
|   | 2.1         | Diagramma di flusso                            | .11 |  |
| 3 | lm          | Implementazione                                |     |  |
|   | 3.1         | Generazione della sequenza random              | .14 |  |
|   | 3.1         | 3.1.1 Funzionamento                            |     |  |
|   | 3.2         | Generazione del testo                          | .16 |  |
|   | 3.3         | Comunicazione con l'utente: gestione del testo | .19 |  |
|   | 3.4         | Display 7 segmenti                             | .22 |  |
|   | 3.5         | Controller                                     | .26 |  |
|   | 3.6         | Model: datapath e stati della macchina         | .28 |  |
|   | 3.7         | View                                           | .33 |  |
|   | 3.8         | Interfacciamento alla memoria                  | .41 |  |
|   | 3.9         | MASTERMIND                                     | .44 |  |
|   | 3.10        | VGA                                            | .46 |  |
|   | 3.1         | 3.10.1 VGA_FRAMEBUFFER47                       |     |  |
|   | 3.1         | 0.2 VGA_TIMING52                               |     |  |
|   | 3.1         | 0.3 VGA_RAMDAC                                 | .57 |  |
| 4 | Conclusioni |                                                | .62 |  |
|   | 4.1         | Risultati                                      | .62 |  |
|   | 4.2         | Miglioramenti                                  | .62 |  |

Lo scopo del progetto è simulare la versione del gioco da utilizzando tavolo Mastermind, il linguaggio realizzando un'architettura su FPGA che permetta all'utente di giocare in tempo reale: in particolare permetterà al decifratore, una volta codificata la sequenza, di inserire le combinazioni di colori desiderate visualizzarne е la correttezza video secondo una logica predefinita, espressa prima dell'inizio della partita.

Lo studio e l'implementazione si basano sulle regole del gioco da tavolo e sugli algoritmi per la generazione di giochi digitali.

# 1 Introduzione

#### 1.1 Introduzione a MASTERMIND

Il Mastermind è un gioco, nato su carta e penna, sviluppatosi come gioco da tavolo e oggi implementato su dispositivi digitali.

Mastermind si compone di due giocatori: il codificatore della sequenza e il decifratore. Il primo genera inizialmente una sequenza di colori ed è obiettivo del secondo riuscire a decodificare la sequenza in un numero prefissato di tentativi. Per creare la versione digitale di questo gioco strategico matematico sono state apportate alcune modifiche che osserveremo di seguito.



I Mastermind gioco da tavolo

#### 1.2 Versione originale

Nella versione originale il gioco è composto di una scheda di decodifica con pioli colorati, bianchi e neri; il codificatore memorizza la sequenza di colori in una sezione nascosta, il decifratore pone le ipotesi e in seguito il generatore fornisce un feedback per ogni ipotesi:

- Il numero di colori esatti al posto esatto, con pioli neri,
- Il numero di colori esatti al posto sbagliato, con pioli bianchi,

non comunicando quali colori siano esatti e quali errati ma solo quanti. È possibile utilizzare anche più volte lo stesso colore all'interno della sequenza, composta di quattro colori, combinazione delle sei colorazioni disponibili. Se il decodificatore riesce a indovinare la sequenza entro il

numero di tentativi predeterminati (solitamente i tentativi sono 9) allora quest'ultimo vince la partita, altrimenti vince il codificatore.

## 1.3 Versione digitale

Nella versione digitale la parte del codificatore è affidata al software e si ha quindi un singolo giocatore. Anche in questo caso si utilizza una sequenza di quattro colori ma combinazione di ben otto colori differenti; viene fornita la possibilità di utilizzare più volte lo stesso colore e i feedback ricevuti sono identici a quelli della versione analogica, con pioli neri e bianchi per indicare il numero di colori esatti in posti giusti o errati.

In questa versione la scheda di decodifica è riportata sullo schermo LCD collegato alla FPGA, la sezione nascosta presente nel gioco da tavolo è assente nella versione digitale; tuttavia, sia in caso di vittoria sia di sconfitta, la corretta sequenza apparirà nella schermata finale. Tutto ciò che nel gioco fisico è indicato con pioli colorati di piccole e grandi dimensioni, è indicato sullo schermo con quadrati di ugual dimensione e diversa colorazione.

Il numero di tentativi resta invariato a nove.



## 1.4 Strumenti di sviluppo utilizzati

Il progetto è stato testato sulla scheda ALTERA DE1 dotata di risorse logiche e memoria sufficienti all'implementazione del gioco. La maggior parte dei componenti sono evidenziati in figura, nella pagina successiva, riportiamo quindi solo i principali:

- Cyclone II FPGA: è il cuore della scheda, contenente 20000 risorse logiche.
- Dispositivo di configurazione seriale EPCS4 utilizzata per consentire la programmazione dall'esterno
- 8Mbyte SDRAM, 4Mbyte FLASH, 512 Kbyte SRAM
- VGA: utilizzata per visualizzare il video su monitor VGA.
- Display a 7 segmenti: countdown utilizzato per visualizzare il numero di tentativi rimasti
- Pulsanti: permettono al giocatore di inviare comandi, quindi di poter giocare, utilizzando come sorgente il video.
- LED e switch: utilizzati per varie funzionalità come testing, feedback e reset.

Oltre alla scheda sono stati utilizzati:

Monitor LCD



III Scheda Altera DE1 e componenti principali



**IV Setup Board** 

# 2 Descrizione dell'architettura

L'architettura generale si basa sul pattern MVC:

- model, è il nostro datapath che gestisce l'insieme dei dati, le modifiche e risponde alle singole interrogazioni sui dati;
- **view**, gestisce l'area di visualizzazione sullo schermo LCD che rende visibile all'utente i dati gestiti dal model;
- controller, la control Unit gestisce i singoli input dell'utente e invia i comandi rispettivamente al model e/o alla view a seconda delle operazioni richieste.

Inizialmente il sistema è acceso e rimane in attesa della disattivazione del reset iniziale da parte del singolo giocatore (switch 9); una volta che la control unit riceve il segnale lo trasmette alla view che proietta il nome del gioco e le indicazioni per iniziare una nuova partita. Una volta premuto uno dei bottoni di START, la control unit invia il segnale al model il quale genererà la sequenza da indovinare, mentre a livello view uno schema identico viene ripetuto riga dopo riga fino al termine della partita.

Quattro quadrati consentono di inserire e modificare la sequenza di colori utilizzando i bottoni presenti sulla scheda FPGA; la gestione di questi segnali è lasciata alla control unit che in base all'input invia alla view di ridisegnare la scena e al datapath le variazioni da apportare al modello in base ai pulsanti premuti dall'utente. Ulteriori quadrati, nella seconda parte dello schermo, sono utilizzati per il feedback sulla sequenza inserita: una volta confermata la sequenza, il datapath elabora i singoli valori, confronta la sequenza inserita in input con quella segreta memorizzata inizialmente e restituisce il risultato dell'elaborazione alla view per poter essere osservato dall'utente. Le sequenze precedenti non possono andare perse bensì vanno salvate, in particolare: la scena da visualizzare sullo schermo viene temporaneamente salvata nella SRAM della DE1, utilizzata come buffer, mentre i tentativi inseriti dall'utente e i corrispettivi feedback restituiti dal gioco sono memorizzati nei blocchi logici dell'FPGA.

L'algoritmo di gioco, così come i principali componenti per lo sviluppo e la grafica, sono implementati in macro blocchi specifici; alcune entità come quelle per la generazione di numeri random, la definizione di costanti o tipi e la gestione della view saranno discusse in seguito, per ora ci limitiamo ad elencare i principali:

- CONTROLLER: definisce una serie di segnali di input e output, azioni a cui corrispondono modifiche su datapath e view;
- DATAPATH: al suo interno sono definiti gli stati della macchina, viene generata la sequenza segreta, gestito il reset, effettuate le operazioni di elaborazione come il match fra le sequenze e salvate combinazioni e feedback;
- VGA \*: serie di blocchi per la gestione della view;
- TEXT \*: file per la gestione del testo, correlati ai blocchi VGA;
- MASTEMIND: main principale dell'intero progetto, si occupa dell'identificazione dei segnali e della loro gestione a livello di clock, controller, datapath e view.

Sulla scheda è implementato uno switch per il reset del gioco una volta completato o nel caso in cui si voglia semplicemente giocare una nuova partita pur non avendo terminato la precedente.

Altro feedback è fornito dal display a 7 segmenti in cui si osservano i tentativi restanti e simboli in caso di sconfitta o vittoria.

## 2.1 Diagramma di flusso

Di seguito la sequenza di operazioni alla base dell'algoritmo di gioco, in azzurro la fase di inizializzazione, in verde l'input, in arancione le fasi di elaborazione e in rosso gli output.



Anche se non indicato dalle frecce, in seguito all'end game tramite reset forzato si torna all'inizializzazione.

Gli stati evidenziati sono quattro ma a livello implementativo ne abbiamo inserito un quinto come "utility", uno stato INITIAL successivo all'inizializzazione e allo start in cui è generata la combinazione segreta; subito dopo si entra nello stato play di gioco e s'inizia la partita.

# 3 Implementazione

Di seguito riportiamo i vari blocchi d'implementazione seguendo uno schema logico temporale: inizialmente sono stati implementati il base\_package con le costanti e i tipi di base utilizzati lungo il progetto, poi l'interfacciamento con la SRAM e con la VGA; successivamente, una volta implementati controller e datapath grazie ad una serie di piccoli blocchi di supporto per la generazione di singoli componenti, il blocco mastermind è stato generato.

L'idea alla base è di utilizzare un'architettura in cui Mastermind è l'entità top-level e si occupa di associare i componenti hardware della scheda alle entità a essa sottostanti (model, datapath, ...), in particolare, prima vengono instanziare le entità e i segnali e successivamente sono espresse le modalità con cui tali segnali vengono utilizzati per collegare le entità tra loro.

Codice delle principali costanti e dei tipi in uso nel progetto.

```
library ieee;
use ieee.numeric std.all;
use ieee.std logic 1164.all;
use work.vga package.all;
package base package is
     -- Numero di tentativi possibili
     constant GUESSES NUMBER : positive := 9;
     -- Numero di colori che l'utente deve impostare per
ogni tentativo
     constant SQUARES NUMBER : positive := 4;
     -- Numero di colori diversi tra cui l'utente può
scealiere
     constant COLORS NUMBER : positive := 8;
     -- Numero di tipi di indizi che il computer può dare
all'utente
     -- Tipo 0 -> colore giusto e posto giusto
     -- Tipo 1 -> colore giusto e posto sbagliato
     -- Tipo 2 -> colore sbagliato
     constant HINTS NUMBER : positive := 3;
     -- Tipo che descrive, per ogni colore da impostare per
tentativo, che colore può essere
     -- Ognuno di questi colori è definito nel file
vga package
     subtype guess peg
                       is natural range 0 to
(COLORS NUMBER - 1);
     -- Tipo che descrive il tentativo dell'utente, che è
un'array di 4 colori che l'utente deve impostare
     type guess
                    is array(0 to (SQUARES NUMBER - 1)) of
guess_peg;
     -- Tipo che descrive l'insieme dei tentativi
effettuati, quindi un'array di 9 tentativi (guess)
     type guess board is array(0 to (GUESSES NUMBER - 1)) of
guess;
     -- Tipo che descrive il singolo colore dell'indizio,
che può essere:
     -- Bianco per colore giusto posto sbagliato
     -- Nero per colore giusto posto giusto
     -- Marrone quando il colore non e' giusto
     -- Tipo che descrive l'indizio dato dal computer
                     is array(0 to (SQUARES NUMBER - 1)) of
     type hint
     -- Tipo che descrive l'insieme degli indizi dati dal
computer, quindi un'array di 9 indizi (hint)
     type hint board is array(0 to (GUESSES NUMBER - 1)) of
hint;
end package;
```

## 3.1 Generazione della sequenza random

Alla base del Mastermind vi è la generazione di una sequenza puramente casuale di colori, nel caso specifico bit, da indovinare per vincere la partita.

Il progetto fa uso di un registro a scorrimento a retroazione lineare (LFSR) per la generazione casuale in output della sequenza; i dati in ingresso sono prodotti da una funzione lineare dello stato interno, parliamo di funzioni lineari a singoli bit e quindi i possibili bit d'ingresso sono prodotti dall'or esclusivo (xor) di alcuni bit memorizzati all'interno dei registri. Il seme iniziale rende l'operazione del registro deterministica, la sequenza di valori è determinata dallo stato corrente e da quello precedente, il numero finito di stati possibili implica la ripetizione dei valori in uscita ma, se viene scelta una funziona di retroazione ben strutturata, la sequenza di bit appare casuale e ha un periodo particolarmente lungo, se non altro adatto alle nostre tempistiche di gioco.

#### 3.1.1 Funzionamento

**LFSR massimale**: produce una *sequenza-n*, ossia passa attraverso tutti gli stati del registro di traslazione, salvo che lo stato iniziale non sia composto di soli zeri e in tal caso l'uscita rimane costante.

La sequenza di numeri prodotta da un LFSR può essere considerata un sistema numerico binario valido quanto il codice Gray o il codice binario naturale. La sequenza di **tap**, ossia di uscite che influenzano l'ingresso di un LFSR, può essere rappresentata come un polinomio modulo 2: parliamo del polinomio caratteristico (polinomio di retroazione) in cui i coefficienti del polinomio devono essere 1 o 0.



V LFSR

Nel nostro caso i tap sono all'12° e al 11° bit e il relativo polinomio si costruisce con la somma delle potenze dei termini dei bit considerati *tap* +1 (che non corrisponde ad un tap)

$$x^{11} + x^{10} + 1$$

La scelta è stata fatta nel rispetto delle seguenti regole e ricordando che possono esserci più sequenze di tap che rendono massimale un LFSR:

- Se e solo se il polinomio è primitivo, allora LFSR è massimale
- LFSR è massimale se e solo se il numero di tap è pari
- I valori dei tap saranno primi tra loro (MCD=1)

## Di seguito il codice:

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
entity randomgen is
 Port (
   clk:in std_logic;
   a:out std logic vector(11 downto 0));
end randomgen;
architecture Behavioral of randomgen is
begin
    Gen:process is
    variable temp:std logic vector(11 downto 0) :=
"000000000001";
    begin
        temp := temp( 10 \text{ downto } 0 ) & ( temp(11) xor
temp(10));
        a <= temp;
        wait until (clk = '0');
    end process Gen;
end Behavioral:
```

#### 3.2 Generazione del testo

Il primo problema da affrontare a livello grafico è come rappresentare simboli e caratteri a video; essendo un linguaggio hardware, VHDL non implementa nessun tipo di libreria per proiezione di caratteri: immaginiamo quindi di avere a disposizione delle tessere, i modelli in ogni tessera costituiscono il set di caratteri.



Utilizziamo un font 8x16 (come i primi PC IBM) quindi ogni carattere è rappresentato con un pattern di 8x16 pixel. I pattern per i caratteri sono memorizzati in una memoria apposita nota come FONT\_ROM.

Di seguito riportiamo il codice e alcuni esempi di composizione di caratteri ricordando che è possibile creare migliaia di combinazioni ASCII e altre forme geometriche ben definite.

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.NUMERIC STD.ALL;
use work.text package.all;
entity font_rom is
     port(
           clk: in std logic;
           addr: in integer;
           font row: out
                             std logic vector (FONT WIDTH-1
downto 0)
     );
end font rom;
architecture behavioral of font rom is
     type rom type is
                          array (0 to 2**11-1) of
std logic vector(FONT WIDTH-1 downto 0);
     signal ROM: rom type := (
           -- code x12
           "0000000", -- 0
           "00000000", -- 1
           "00011000", -- 2
           "00111100", -- 3 ****
           "01111110", -- 4 *****
           "00011000", -- 5 **
           "00011000", -- 6
           "00011000", -- 7
                             **
           "01111110", -- 8 *****
           "00111100", -- 9 ****
           "00011000", -- a
           "00000000", -- b
           "00000000", -- c
           "00000000", -- d
           "00000000", -- e
           "00000000", -- f
           -- A: code x41
          "00000000", -- 0
           "00000000", -- d
           "00000000", -- e
           "00000000", -- f
```

#### 3.3 Comunicazione con l'utente: gestione del testo

In un gioco è importante che l'utente ottenga sempre indicazioni sulle azioni da compiere e feedback su di esse; in questo caso è fondamentale comunicare all'utente il nome del gioco, come avviare una partita, la vittoria o la sconfitta.

```
library ieee;
use ieee.numeric std.all;
use ieee.std logic 1164.all;
package text package is
 constant FONT WIDTH : integer := 8;
 constant FONT HEIGHT : integer := 16;
 constant TEXT X : integer := 512/2;
 constant TEXT Y : integer := 480/2;
 constant TITLE TEXT : string := "M A S T E R M I N D";
 constant INTRO_TEXT : string := "Premi un qualsiasi KEY da 1
a 3 per iniziare a giocare";
 constant WIN TEXT : string := "Hai vinto! La combinazione e'
corretta!";
 constant LOSE TEXT : string := "Hai perso! La combinazione
era:";
 type message is (TITLE, INTRO, WIN, LOSE);
 type codes is array(natural range<>) of integer;
end package;
```

I testi sono gestiti da un apposito controller che si comporta da arbitro e coordina i diversi feedback in base ai segnali ricevuti e agli eventi in corso; riceve in ingresso il clock, il testo da considerare nell'array di testi predefinito (selezionabili uno alla volta), next\_bit e next\_line che indicano rispettivamente, dato un carattere, il valore successivo rispetto al bit attuale lungo la stessa linea e la linea successiva; in output otterremo un bit che indica se il pixel si trova all'interno del carattere o meno, quindi se il bit è impostato ad 1 o a 0.

Indipendentemente dal tipo di testo da proiettare, l'entità font\_rom ci permette di ottenere l'array di bit che costituisce la riga attuale del carattere corrente, mentre l'indirizzamento è coordinato da 3 integer rispettivamente per i singoli bit, per i distinti caratteri e per le righe: si scorre di bit in bit per ogni carattere fino al termine della linea con un semplice algoritmo composto da istruzioni condizionali e contatori.

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.NUMERIC STD.ALL;
use work.text package.ALL;
entity text controller is
port (
  CLOCK
           : in std logic;
  RESET N
           : in std logic;
  CHOSEN TEXT : in message;
 NEXT_BIT : in std_logic;
  NEXT LINE
              : in std logic;
  PIXEL
        : out std logic := '0'
 );
end text controller;
architecture behavioral of text controller is
 signal y counter
                  : integer;
 signal font address : integer;
 signal char_bit_in_row: std logic vector(FONT WIDTH-1 downto
0) := (others => '0');
 signal char_position:integer := 0;
 signal bit position:integer := 0;
 signal char_codes : codes(0 to message'POS(message'HIGH));
begin
 font rom: entity work.font rom
 port map (
  clk => CLOCK,
   addr => font address,
   font row => char bit in row
 process(CLOCK, RESET N)
  variable last chosen text: message := TITLE;
 begin
  if RESET N = '0' or last chosen text /= CHOSEN TEXT then
              <= 0;
   y counter
   char position <= 1;
   bit position <= 0;
   last chosen text := CHOSEN TEXT;
  elsif rising_edge(CLOCK) then
   if NEXT BIT = '1' then
    if bit position = 7 then
     bit position <= 0;
     char position <= char position + 1;</pre>
    bit position <= bit position + 1;</pre>
    end if;
   end if;
   if NEXT LINE = '1' then
   bit position <= 0;
   char position <= 1;</pre>
    y counter <= y counter + 1;
   end if:
  end if;
 end process;
 char codes(0) <= character'pos(TITLE TEXT(char position));</pre>
```

```
char_codes(1) <= character'pos(INTRO_TEXT(char_position));
char_codes(2) <= character'pos(WIN_TEXT(char_position));
char_codes(3) <= character'pos(LOSE_TEXT(char_position));

font_address <= char_codes(message'POS(CHOSEN_TEXT)) * 16 +
y_counter;

pixel <= char_bit_in_row(FONT_WIDTH-bit_position);
end behavioral;</pre>
```

## 3.4 Display 7 segmenti

Un display a 7 segmenti è un dispositivo elettronico in grado di visualizzare cifre o lettere attraverso l'accensione, con diverse combinazioni, di 7 segmenti luminosi; il pilotaggio è permesso da un dispositivo integrato con funzione di decodifica BCD (binary-coded decimal) a "7 segmenti". La scheda DE1 ha quattro display a 7 segmenti per poter mostrare numeri fino alle migliaia; i sette segmenti sono collegati ai pin sull'FPGA, a livello logico basso il segmento si accende mentre l'applicazione di un livello logico alto lo spegne. Ogni segmento è identificato da un indice da zero a sei.



VIII Posizione e indice di ogni segmento

Il display è stato utilizzato per due differenti feedback.

- conto alla rovescia dei tentativi rimanenti: per il conto alla rovescia è stato utilizzato un unico display, al reset il display risulta spento, all'avvio della partita viene settato a 9 e tentativo dopo tentativo viene decrementato fino al valore 0 in caso di perdita.
- Vittoria o sconfitta della partita: nel primo caso, in tutti e quattro i display, a partire dal segmento in alto (0) e seguendo il senso orario si accendono uno alla volta tutti i led escluso quello centrale (6) a formare un cerchio rotante; nel secondo caso, sempre su tutti i display si accende una X lampeggiante, si illuminano quindi il led centrale e quelli laterali e restano spenti quello inferiore e superiore (0,3).



IX Interfaccia Display 7 segmenti

```
library IEEE;
use IEEE.STD LOGIC 1164.ALL;
use IEEE.NUMERIC STD.ALL;
use work.base package.all;
entity sev seg is
 port
 (
  CLOCK
                  : in std logic;
  RESET N
                  : in std logic;
  GAME WON
                  : in std logic;
  GAME LOST
                 : in std logic;
  COUNTDOWN
                 : in natural;
                 : out std logic vector(6 downto 0);
  DISPLAY 1
                : out std_logic_vector(6 downto 0);
: out std_logic_vector(6 downto 0);
  DISPLAY 2
  DISPLAY 3
 DISPLAY 4
                 : out std logic vector(6 downto 0)
 );
end sev seg;
architecture behavioral of sev seg is
 constant clockwise circle phases : natural := 6;
 constant flashing x phases : natural := 2;
 signal animation clock : std logic;
 signal current phase : natural;
 signal current animation : std logic vector(6 downto 0);
 function clockwise circle(x : natural)
 return std logic vector is
 begin
  case(x) is
            => return "10111111";
=> return "11011111";
   when 0
   when 1
             => return "1110111";
   when 2
             => return "1111011";
   when 3
              => return "1111101";
   when 4
   when 5 => return "11111110";
   when others => return "11111111";
  end case;
 end function;
 function flashing x(x : natural)
  return std logic vector is
 begin
  case(x) is
  when others => return "11111111";
  end case;
 end function;
begin
 display: process (CLOCK, RESET N) is
  begin
  if (RESET N = '0') then
```

```
current animation <= "11111111";</pre>
  current_phase <= 0;</pre>
  DISPLAY_1 <= "11111111";
  DISPLAY_2 <= "11111111";
  DISPLAY_3 <= "11111111";
  DISPLAY 4 <= "11111111";
 elsif (rising_edge(CLOCK)) then
  if (GAME WON = '1' and animation clock = '1') then
   current animation <= clockwise circle(current phase);</pre>
   DISPLAY 1 <= current animation;</pre>
   DISPLAY 2 <= current animation;
   DISPLAY 3 <= current animation;
   DISPLAY 4 <= current animation;
   if current phase + 1 = clockwise circle phases then
    current phase <= 0;</pre>
   else
    current phase <= current phase + 1;</pre>
   end if;
  elsif (GAME LOST = '1' and animation clock = '1') then
   current animation <= flashing x(current phase);</pre>
   DISPLAY 1 <= current animation;</pre>
   DISPLAY 2 <= current animation;
   DISPLAY 3 <= current animation;</pre>
   DISPLAY 4 <= current_animation;</pre>
   if current phase + 1 = clockwise circle phases then
    current phase <= 0;</pre>
   else
    current phase <= current phase + 1;</pre>
   end if;
  else
  -- qui il display 1 mostra il countdown
   if (GAME WON = '0' and GAME LOST = '0') then
     case (COUNTDOWN) is
      when 1 => DISPLAY 1 <= "1111001";</pre>
      when 2 =>
                      DISPLAY 1 <= "0100100";
     when 2 => DISPLAY_1 <= "0100100
when 3 => DISPLAY_1 <= "0110000";
when 4 => DISPLAY_1 <= "0011001";
when 5 => DISPLAY_1 <= "0010010";
when 6 => DISPLAY_1 <= "0000010";
when 7 => DISPLAY_1 <= "1111000";
when 8 => DISPLAY_1 <= "00000000";</pre>
      when 9 => DISPLAY 1 <= "0011000";</pre>
      when others => DISPLAY 1 <= "11111111";</pre>
     end case;
   end if;
  end if;
 end if;
end process display;
animation clock gen : process(CLOCK, RESET N) is
variable counter : natural range 0 to (5000000 - 1);
begin
 if (RESET N = '0') then
  animation clock <= '0';
  counter := 0;
 elsif (rising edge (CLOCK)) then
  if counter = counter'HIGH then
```

```
counter := 0;
animation_clock <= '1';
else
   counter := counter + 1;
   animation_clock <= '0';
end if;
end if;
end process;
end behavioral;</pre>
```

#### 3.5 Controller

Al controller è affidato il compito della gestione dei segnali e degli eventi possibili esclusivamente durante la partita: si occupa, dati in ingresso i segnali di cambio colore, posizione e conferma, di inviare al datapath e alla view i rispettivi cambiamenti da apportare sia a livello di modello sia a livello grafico. Il controller è gestito unicamente con segnali d'input/output, senza l'uso di stati ma con coppie di variabili che indicano il valore attuale e quello precedente dei dati da gestire e inviare in uscita.

```
library ieee;
use ieee.numeric std.all;
use ieee.std logic 1164.all;
use work.base package.all;
entity controller is
port
 (
 CLOCK : in std_logic;
RESET_N : in otd_?
  CHANGE SQUARE BUTTON : in std logic;
  CHANGE COLOR BUTTON : in std_logic;
  CONFIRM GUESS BUTTON : in std logic;
  -- Connections with Datapath
  CHANGE_SQUARE : out std_logic;
  CHANGE COLOR
                      : out std logic;
  CONFIRM GUESS : out std logic;
  -- Connections with View
  REDRAW
           : out std logic
 );
end entity;
architecture RTL of controller is
begin
process (CLOCK, RESET N)
 variable first time : std logic;
 variable confirm_guess_old : std_logic;
 variable change_square_old : std_logic;
  variable change color old : std logic;
 begin
  if (RESET N = '0') then
   CHANGE_SQUARE <= '0';
CHANGE_COLOR <= '0';
  CHANGE_COLOR <= '0';
CONFIRM_GUESS <= '0';
REDRAW <= '0';
first_time := '1';
   confirm_guess_old := '0';
   change_square old := '0';
   change_color old := '0';
```

Al reset tutto è settato a 0 tranne la variabile first\_time che viene di conseguenza settata ad 1 in attesa dell'inizio di una nuova partita.

```
elsif rising_edge (CLOCK) then
  CHANGE SQUARE <= '0';
  CHANGE COLOR
                  <= '0';
  CONFIRM GUESS <= '0';
                  <= '0';
  REDRAW
  if (first_time = '1') then
   first_time := '0';
   REDRAW <= '1';</pre>
  elsif (change square old = '0' and CHANGE SQUARE BUTTON =
'1') then
   CHANGE SQUARE <= '1';
                 <= '1';
   REDRAW
  elsif (change color old = '0' and CHANGE COLOR BUTTON =
'1') then
   CHANGE COLOR <= '1';
                 <= '1';
   REDRAW
  elsif (confirm guess old = '0' and CONFIRM GUESS BUTTON =
'1') then
   CONFIRM GUESS <= '1';
   REDRAW
                 <= '1';
  end if;
  confirm guess old := CONFIRM GUESS BUTTON;
  change_square_old := CHANGE_SQUARE_BUTTON;
  change_color_old := CHANGE_COLOR_BUTTON;
 end if;
end process;
```

end architecture;

Una volta avviato il gioco (first\_time=1) s'invia il primo segnale di REDRAW alla view e di conseguenza first\_time=0; in seguito in base alle condition, composte da input e variabili interne, si inviano i diversi segnali in output al datapath e alla view.



X Interfaccia Controller

## 3.6 Model: datapath e stati della macchina

Il Model è la componente dedicata all'acceso ai dati, la macchina a stati finiti che consente di progettare il gioco, inizializzandolo e mantenendone lo stato in memoria; inoltre crea il necessario livello di astrazione tra il formato in cui i dati sono memorizzati alla fonte e il formato in cui la view si aspetta di riceverli.

Oltre alla gestione dei dati, il datapath notifica alla view i cambiamenti necessari e, nel nostro caso, riceve da essa anche informazioni riguardanti i tentativi di gioco correnti e i corrispondenti suggerimenti:

- QUERY\_GUESS, inviato dalla view, indica il numero del tentativo che la view sta effettivamente rappresentando a video;
- QUERY\_HINT, sempre in arrivo dalla view, è il corrispondente valore dei suggerimenti associati al tentativo corrente.

Il datapath definisce diversi campi:

- Inizializza il generatore di valori numerici casuali necessario a generare la sequenza da indovinare
- Indica i cinque stati della macchina
  - o Title, schermata iniziale e avvio del gioco
  - o Initial, generazione della sequenza segreta
  - o *Play*, partita in corso
  - o SubAns, elaborazione dei dati
  - o Finished, fine con vittoria o sconfitta del giocatore
- Definisce le variabili per descrivere il tentativo corrente, il quadrato associato e il colore corrispondente

e di seguito tutti i signal necessari.



XI Interfaccia Datapath

```
library ieee;
use ieee.numeric std.all;
use ieee.std logic 1164.all;
use work.base package.all;
entity datapath is
 port
 (
  CLOCK
               : in std logic;
  RESET N
                : in std logic;
  -- Connections for the Controller
  CHANGE SQUARE : in std logic;
  CHANGE COLOR : in std logic;
  CONFIRM GUESS : in std logic;
  -- Connections for the View
  QUERY GUESS : in natural range 0 to (GUESSES NUMBER -
  GUESS CONTENT : out guess;
  QUERY HINT : in natural range 0 to (GUESSES NUMBER - 1);
  HINT CONTENT : out hint;
  CURRENT GUESS : out natural range 0 to (GUESSES NUMBER -
1);
  CURRENT SQUARE : out natural range 0 to (SQUARES NUMBER -
1);
  CURRENT COLOR : out guess peg;
          : out guess;
  GAME WON
               : out std logic;
 GAME_LOST : out std_logic;
COUNTDOWN : out natural
 );
end entity;
architecture RTL of datapath is
 component randomgen
  port(clk:in std logic;
   a:out std logic_vector(11 downto 0));
   end component;
 Type StateM is (Title, Initial, Play, SubAns, Finished);
 signal State : StateM;
 signal RandNum : std logic vector(11 downto 0);
 shared variable current_guess_r : integer;
 shared variable current_square_r : integer;
shared variable current_color_r : guess_peg;
 signal check r
                           : quess;
 signal guess board : guess board;
 signal hint board : hint board;
 signal countdown r : natural range 0 to GUESSES NUMBER;
```

```
function rand_vector_to_guess_peg(x : std_logic_vector)
  return guess_peg is
begin
  return to_integer(unsigned(x));
end function;
```

La macchina modificherà il suo stato in base ai segnali in arrivo, al reset si entra nello stato Title e tutti i valori (counter, colori, suggerimenti,...) sono settati a 0; dal clock successivo, della scheda, per uno qualsiasi dei segnali ricevuti dal controller il sistema va temporaneamente in Initial: qui si genera la combinazione random di colori, nient'altro che bit generati dal random generator, e si va automaticamente nello stato Play; è uno stato fantasma, non visibile a livello concettuale nel diagramma di flusso, che riflette la minima attesa per la generazione della sequenza da parte di un secondo giocatore immaginario.

Di seguito riportiamo e descriviamo il codice degli stati Play e SubAns.

```
when Play =>
       if(CHANGE SQUARE = '1') then
        if current square r + 1 = SQUARES NUMBER then
        current square r := 0;
        current square r := (current square r + 1);
        end if;
        current color r
guess board(current guess r)(current square r);
       if(CHANGE COLOR = '1') then
        if (current color r + 1 = COLORS NUMBER) then
        current color r := 0;
        else
        current_color_r := current_color r + 1;
        guess board(current guess r)(current square r)
                                                            <=
current color r;
      end if;
       if (CONFIRM GUESS = '1') then
       countdown r <= countdown r - 1;
       current square r := 0;
       current color r := 0;
       State <= SubAns;</pre>
       end if;
      when SubAns =>
      if (guess board(current guess r)(0) = check r(0)) then
       r spot count := r spot count + 1;
       elsif (quess board(current quess r)(1) = check r(0) or
        guess board (current guess r) (2) = check r(0) or
        guess board(current guess r)(3) = check r(0)) then
       r color count := r color count + 1;
       end if;
```

```
if (guess_board(current_guess_r)(1) = check_r(1)) then
    r spot count := r spot count + 1;
   elsif (guess board(current guess r) (0) = check r(1) or
    guess_board(current_guess_r)(2) = check_r(1) or
    guess_board(current_guess_r)(3) = check_r(1)) then
    r_color_count := r_color_count + 1;
   end if;
   if (guess board(current guess r)(2) = check r(2)) then
   r spot count := r spot count + 1;
   elsif (guess board(current guess r)(0) = check r(2) or
    guess board (current guess r) (1) = check r(2) or
    guess board (current guess r) (3) = check r(2)) then
   r color count := r color count + 1;
   end if;
   if (guess board(current guess r)(3) = check r(3)) then
   r spot count := r spot count + 1;
   elsif (guess board(current guess r)(0) = check r(3) or
    guess board (current guess r) (1) = check r(3) or
    guess board (current guess r) (2) = check r(3)) then
   r color count := r color count + 1;
   end if;
   for i in 0 to SQUARES NUMBER - 1 loop
    if i < r spot count then
    hint board(current guess r)(i) <= PLACE;
    elsif i < r spot count + r color count then</pre>
    hint board(current guess r)(i) <= COLOR;
    else
    hint board(current_guess_r)(i) <= NOTHING;</pre>
    end if;
   end loop;
   current guess r := current guess r + 1;
   if (r spot count = 4) then
    GAME WON <= '1';
    State <= Finished;</pre>
   elsif (countdown r = 0) then
    GAME LOST <= '1';
    State <= Finished;
   else
    r spot count := 0;
   r color count := 0;
    State <= Play;
   end if;
  when Finished =>
  when others =>
   State <= Initial;</pre>
end case;
```

Nello stato Play, in base ai segnali ricevuti dal controller, si modificano rispettivamente il quadrato corrente, il colore corrente e si accetta la conferma della combinazione: esclusivamente raggiungendo l'ultimo caso, premendo quindi il tasto fisico corrispondente a "conferma combinazione", si entra nello stato SubAns per l'elaborazione dei dati.

Il datapath utilizza lo stesso algoritmo condizionale per controllare se la sequenza inserita e confermata dall'utente corrisponda a quella segreta, in particolare per ogni quadrato:

- ✓ prima controlla se alla posizione specifica corrisponde l'esatto colore indicato dall'utente e in caso positivo il contatore *r spot count* viene incrementato di uno;
- ✓ in caso contrario si controlla se lo specifico colore è presente negli altri, ciò serve per inviare il feedback "colore giusto, posto sbagliato", in questa ipotesi s'incrementa il contatore r\_color\_count di uno.

Una volta effettuata la verifica, nel caso il giocatore debba proseguire la partita, è necessario inviare alla view i feedback da mostrare all'utente: per ogni quadrato 0,1,2,3 se il posto è esatto con colore esatto inviamo PLACE, nel caso di solo colore esatto in posto errato viene inviato COLOR altrimenti il quadrato rimarrà vuoto. Tutto è gestito con contatori.

A questo punto se il valore del contatore r\_spot\_count è uguale a quattro, quindi la sequenza è esatta, s'invia il feedback alla view e si va nello stato Finished, allo stesso modo nel caso in cui i tentativi siano terminati e la partita risulti di conseguenza persa; nel caso non ci si trovi in nessuna di queste condizioni i contatori si azzerano e si continua a giocare con una nuova sequenza da inserire.

Lo stato Finished è vuoto, in questo stato vi si resta fino a quando non è eseguito il reset tramite switch: nulla è controllato, settato o elaborato ma risulta necessario in quanto, se si rimanesse sullo stato attuale, ad ogni clock verrebbe controllata una sequenza già controllata, cosa che risulta dispendiosa e inutile.

In qualsiasi altro caso di errore o imprevisto si torna allo stato Initial, si genera una nuova sequenza e si avvia la partita.

#### **3.7** View

La view è l'ultimo componente da analizzare nell'ambito del pattern MVC utilizzato in questo progetto; in input riceve il segnale REDRAW dal controller e tutti i segnali out precedentemente osservati nel model, inoltre la comunicazione si estende e sono introdotti segnali con la VGA: in input si riceve un segnale di ready mentre in output si inviano le indicazioni sul testo, sulle sequenze da disegnare e le coordinate delle posizioni associate ad ogni colore, tutto da e verso VGA framebuffer.

#### L'architettura è costituita da:

- un insieme di costanti per definire i margini, la risoluzione e i colori di background prefissati nell'applicazione;
- vengono poi associati i singoli colori disponibili nel gioco a numeri in ordine crescente da 0 a 7;
- infine si definiscono i colori associati al feedback, ossia ai suggerimenti osservabili a video dall'utente.

Le funzioni guess\_peg\_to\_color e hint\_peg\_to\_color permettono la corretta gestione dei colori, sia per la sequenza sia per i suggerimenti, in modo da realizzare il concetto di enumerativo e poter associare a ogni colore ricevuto dal datapath un colore appartenente rispettivamente a GUESS PEG COLORS e HINT PEG COLORS instanziate nella view.

Similmente al datapath, la view è composta di stati e sottostati.

- 1) IDLE: in caso di reset si è in questo stato, tutti i segnali per la VGA sono settati a 0 tranne initial\_screen che va automaticamente ad 1 e permette di avviare il video; il substate resta in CLEAR\_SCENE per tutto il tempo in cui lo stato principale è IDLE.
- 2) WAIT\_FOR\_READY: si trasferisce in questo stato dallo stato idle quando viene ricevuto il segnale REDRAW da parte del controller e vi si resta fino a quando non si riceve il segnale READY da parte della VGA, specificatamente dal VGA framebuffer.
- 3) DRAWING: in questo stato distinguiamo quattordici substate, uno per ogni diversa operazione ossia per ogni differente componente da disegnare.

Di seguito inseriamo il codice nel caso la macchina si trovi nello stato DRAWING, focalizzandoci sui relativi sottostati e su cosa rappresenti ognuno di essi.

```
when DRAWING =>
    state <= WAIT FOR READY;</pre>
     case (substate) is
      when CLEAR SCENE =>
      FB COLOR <= BACKGROUND COLOR;
      FB CLEAR <= '1';
      if initial_screen = '1' then
       initial_screen := '0';
       substate <= DRAW INITIAL TEXT;</pre>
       elsif GAME WON = '1' then
       substate <= DRAW GAME WON;</pre>
       elsif GAME LOST = '1' then
       substate <= DRAW GAME LOST;</pre>
       substate <= DRAW GUESS BOARD;</pre>
       end if;
      when DRAW INITIAL TEXT =>
      FB COLOR
                    <= TEXT COLOR;
       FB TEXT
                     <= TITLE;
      FB X0
                           <= TEXT X - (TITLE TEXT'length *</pre>
FONT WIDTH) / 2;
                     <= TEXT Y - FONT HEIGHT / 2;
       FB Y0
       FB X1
                           <= TEXT X + (TITLE TEXT'length *
FONT WIDTH) / 2;
                     <= TEXT Y + FONT HEIGHT / 2;
       FB Y1
       FB DRAW TEXT <= '1';
                     <= DRAW INTRO TEXT;
       substate
      when DRAW INTRO TEXT =>
                     <= TEXT COLOR;
       FB COLOR
       FB TEXT
                     <= INTRO;
      FB X0
                           <= TEXT X - (INTRO TEXT'length *</pre>
FONT WIDTH) / 2;
                            <= TEXT Y - FONT HEIGHT / 2 +
       FB Y0
FONT HEIGHT * 4;
                           <= TEXT X + (INTRO TEXT'length *</pre>
       FB X1
FONT WIDTH) / 2;
                            <= TEXT Y + FONT HEIGHT / 2 +
      FB Y1
FONT HEIGHT * 4;
      FB DRAW TEXT
                      <= '1';
                     <= FLIP FRAMEBUFFER;
       substate
      when DRAW GAME WON =>
       FB COLOR <= TEXT COLOR;
       FB TEXT
                     <= WIN;
       FB X0
                             <= TEXT X - (WIN TEXT'length *</pre>
FONT WIDTH) / 2;
                     <= TEXT Y - FONT HEIGHT / 2;
       FB Y0
                             <= TEXT_X + (WIN_TEXT'length *</pre>
       FB X1
FONT WIDTH) / 2;
                     <= TEXT Y + FONT HEIGHT / 2;
      FB Y1
                     <= '1';
       FB DRAW TEXT
       substate
                     <= DRAW CHECK GUESS;
      when DRAW GAME LOST =>
       FB_COLOR <= TEXT_COLOR;
                     <= LOSE;
       FB TEXT
       FB X0
                            <= TEXT X - (LOSE TEXT'length *</pre>
FONT WIDTH) / 2;
```

```
<= TEXT Y - FONT HEIGHT / 2;
      FB Y0
      FB X1
                           <= TEXT X + (LOSE TEXT'length *</pre>
FONT WIDTH) / 2;
      FB Y1
                     <= TEXT Y + FONT HEIGHT / 2;
      FB DRAW TEXT
                   <= '1';
      substate
                     <= DRAW CHECK GUESS;</pre>
     when DRAW CHECK GUESS =>
      FB COLOR
                                                           <=
guess peg to color(CHECK(square to draw));
      FB X0 <= TEXT X - (SQUARES NUMBER * SQUARE SIZE
+ (SQUARES NUMBER) * SQUARE SPACING) / 2
         + SQUARE SPACING * (square to draw + 1) +
SQUARE SIZE * square to draw;
                   <= TEXT Y + FONT HEIGHT * 2;</pre>
      FB Y0
                   <= TEXT X - (SQUARES NUMBER * SQUARE SIZE</pre>
      FB X1
+ (SQUARES NUMBER - 1) * SQUARE SPACING) / 2
          + SQUARE SPACING * (square to draw + 1)
SQUARE_SIZE * (square_to_draw + 1);
      FB Y1
                          <= TEXT Y + FONT HEIGHT * 2 +
SQUARE SPACING + SQUARE SIZE;
      FB DRAW FILLED RECT <= '1';
      if (square to draw + 1 < SQUARES NUMBER) then</pre>
       square to draw <= square to draw + 1;
       substate <= DRAW CHECK GUESS;
       square to draw <= 0;
       substate <= FLIP FRAMEBUFFER;
      end if:
     when DRAW GUESS BOARD =>
      FB COLOR <= TABLES COLOR;
                   <= LEFT MARGIN + LEFT SPACING TO CENTER;</pre>
      FB X0
      FB Y0
                   <= TOP_MARGIN + TOP_SPACING_TO_CENTER;</pre>
                   <= LEFT MARGIN + LEFT SPACING TO CENTER
      FB X1
           + SQUARES NUMBER * (SQUARE SIZE + SQUARE SPACING)
           + SQUARE SPACING;
                    <= TOP MARGIN + TOP SPACING TO CENTER +
      FB Y1
                    (SQUARE SIZE + SQUARE SPACING)
GUESSES NUMBER
SQUARE SPACING;
      FB DRAW FILLED RECT <= '1';
      substate
                 <= DRAW GUESSES;</pre>
     when DRAW GUESSES =>
      FB COLOR
guess peg to color (GUESS CONTENT (square to draw));
                   <= LEFT_MARGIN + LEFT_SPACING_TO_CENTER +</pre>
      FB X0
SQUARE SPACING *
                  (square to draw + 1) + SQUARE SIZE *
square to draw;
                    <= TOP_MARGIN + TOP_SPACING_TO_CENTER +</pre>
     FB Y0
SQUARE SPACING * (query_guess_r + 1) + SQUARE_SIZE
query_guess_r;
                   <= LEFT_MARGIN + LEFT_SPACING_TO_CENTER +</pre>
      FB X1
SQUARE SPACING * (square to draw + 1) + SQUARE SIZE
(square to draw + 1);
                    <= TOP MARGIN + TOP SPACING TO CENTER +
      FB Y1
SQUARE SPACING * (query guess r + 1) + SQUARE SIZE *
(query_guess_r + 1);
      FB DRAW FILLED RECT <= '1';
      if (square to draw + 1 < SQUARES NUMBER) then</pre>
       square to draw <= square to draw + 1;
```

```
substate <= DRAW GUESSES;</pre>
      else
       square_to_draw <= 0;</pre>
       if (query guess r + 1 \leftarrow CURRENT GUESS) then
       query guess r <= query guess r + 1;
        substate <= DRAW GUESSES;</pre>
       else
        query_guess_r <= 0;
        substate <= DRAW HINT BOARD;</pre>
       end if;
      end if;
     when DRAW HINT BOARD =>
      FB COLOR <= TABLES COLOR;
      FB X0
                   <= LEFT MARGIN * 2
LEFT SPACING TO CENTER + SQUARES NUMBER * (SQUARE SIZE
SQUARE SPACING) + SQUARE SPACING;
      FB Y0
                 <= TOP MARGIN + TOP SPACING TO CENTER;</pre>
      FB X1
                                <= LEFT MARGIN * 2
LEFT SPACING TO CENTER + (SQUARES NUMBER * (SQUARE SIZE +
SQUARE SPACING)) * 2 + SQUARE SPACING * 2;
     FB Y1
                 <= TOP MARGIN + TOP SPACING TO CENTER +</pre>
GUESSES NUMBER * (SQUARE SIZE + SQUARE SPACING)
SQUARE SPACING;
      FB DRAW FILLED RECT <= '1';
      if CURRENT GUESS > 0 then
       substate <= DRAW HINTS;
       substate <= DRAW SQUARE BORDER;
      end if;
     when DRAW HINTS =>
      FB COLOR
                                                        <=
hint_peg_to_color(HINT_CONTENT(square_to_draw));
      FB X0
                      <= LEFT MARGIN * 2
LEFT SPACING TO CENTER + SQUARES NUMBER * (SQUARE SIZE +
SQUARE SPACING) + SQUARE SPACING
       + SQUARE SPACING
                                (square to draw + 1)
SQUARE SIZE * square_to_draw;
     FB Y0 <= TOP MARGIN + TOP SPACING TO CENTER +
SQUARE SPACING * (query hint r + 1) + SQUARE SIZE
query hint r;
                                   LEFT MARGIN *
     FB X1
                                <=
LEFT_SPACING_TO_CENTER + SQUARES_NUMBER * (SQUARE_SIZE
SQUARE SPACING)
       + SQUARE SPACING * (square to draw + 2)
SQUARE SIZE * (square to draw + 1);
      FB_Y1 <= TOP_MARGIN + TOP_SPACING_TO_CENTER +
SQUARE SPACING * (query hint r + 1) + SQUARE SIZE
(query_hint r + 1);
      FB DRAW FILLED RECT <= '1';
      if (square to draw + 1 < SQUARES NUMBER) and</pre>
(HINT CONTENT (square to draw + 1) /= NOTHING) then
       square to draw <= square to draw + 1;
       substate
                    <= DRAW HINTS;
      else
       square to draw <= 0;
       if (query hint r + 1 < CURRENT GUESS) then
       query_hint_r <= query_hint r + 1;</pre>
        substate <= DRAW HINTS;
       else
```

```
query hint r <= 0;
         substate <= DRAW SQUARE BORDER;</pre>
        end if:
       end if;
      when DRAW SQUARE BORDER =>
       FB COLOR <= SELECTION COLOR;
                    <= LEFT MARGIN + LEFT SPACING TO CENTER
             + SQUARE SPACING * CURRENT SQUARE
             + SQUARE SIZE * CURRENT SQUARE;
                     <= TOP MARGIN + TOP SPACING TO CENTER +
       FB Y0
SQUARE SPACING * CURRENT GUESS
             + SQUARE SIZE * CURRENT GUESS;
                    <= LEFT MARGIN + LEFT SPACING TO CENTER +
             SQUARE_SPACING * (CURRENT SQUARE + 2)
             + SQUARE SIZE * (CURRENT SQUARE + 1);
                     <= TOP MARGIN + TOP SPACING TO CENTER +</pre>
       FB Y1
SQUARE SPACING * (CURRENT GUESS + 2)
             + SQUARE SIZE * (CURRENT GUESS + 1);
       FB DRAW EMPTY RECT <= '1';
       substate <= DRAW SELECTABLE COLORS;</pre>
      when DRAW SELECTABLE COLORS =>
                    <= GUESS PEG COLORS (square to draw);
       FB COLOR
                    <= LEFT MARGIN + LEFT SPACING TO CENTER +
       FB X0
(SQUARE SPACING + LEFT MARGIN) / 2
             + SQUARE SPACING * (square to draw + 1)
             + SQUARE SIZE * square to draw;
                     <= TOP MARGIN + TOP SPACING TO CENTER *</pre>
       FB Y0
            + GUESSES NUMBER * (SQUARE SIZE + SQUARE SPACING)
            + SQUARE SPACING;
                    <= LEFT MARGIN + LEFT SPACING TO CENTER
       FB X1
             + (SQUARE SPACING + LEFT MARGIN) / 2
             + SQUARE SPACING * (square to draw + 1)
             + SQUARE SIZE * (square to draw + 1);
                    <= TOP MARGIN + TOP SPACING TO CENTER *
       FB Y1
            + GUESSES NUMBER * (SQUARE SIZE + SQUARE SPACING)
            + SQUARE SPACING + SQUARE SIZE;
       FB DRAW FILLED RECT <= '1';
       if (square to draw + 1 < COLORS NUMBER) then</pre>
        square_to_draw <= square to draw + 1;</pre>
                   <= DRAW SELECTABLE COLORS;</pre>
        substate
       else
        square to draw <= 0;
        substate <= DRAW SELECTED COLOR BORDER;</pre>
       end if;
      when DRAW SELECTED COLOR BORDER =>
       FB COLOR <= SELECTION COLOR;
      FB X0 <= LEFT MARGIN + LEFT SPACING TO CENTER +
(SQUARE SPACING + LEFT MARGIN) / 2
             + SQUARE_SPACING * CURRENT_COLOR
             + SQUARE SIZE * CURRENT COLOR;
                     <= TOP MARGIN + TOP SPACING TO CENTER *</pre>
       FB Y0
            + GUESSES NUMBER * (SQUARE SIZE + SQUARE SPACING)
       FB X1
                    <= LEFT MARGIN + LEFT SPACING TO CENTER</pre>
             + (SQUARE SPACING + LEFT MARGIN) / 2
```

Si riportano le principali azioni compiute in ogni sottostato, raggruppando quelli con funzionalità simili e ricordando che lo scambio di segnali è fra view, datapath e VGA framebuffer.

- CLEAR\_SCENE, utilizzato molteplici volte, con background nero, a partire dai segnali può traslare in 4 diversi substate
  - DRAW\_INITIAL\_TEXT con schermata iniziale del gioco
     MASTERMIND, che a sua volta chiama il sottostato
    - DRAW\_INTRO\_TEXT con indicazioni su come iniziare una nuova partita



- DRAW\_GAME\_WON / DRAW\_GAME\_LOST forniscono a video il testo con indicazione di vittoria/sconfitta e richiamano il sottostato
  - DRAW\_CHECK\_GUESS che mostra la sequenza segreta



- DRAW\_GUESS\_BOARD che disegna la prima metà della board di gioco in cui inserire la sequenza di gioco desiderata
- DRAW\_HINT\_BOARD per tracciare l'altra metà di board in cui appariranno i suggerimenti;
- DRAW\_GUESSES per disegnare i tentativi finora inseriti dall'utente, compreso quello attuale non ancora confermato;

- DRAW\_HINTS per disegnare i suggerimenti generati fino a questo momento;
- DRAW\_SQUARE\_BORDER per disegnare il bordo del quadrato attualmente selezionato;
- DRAW\_SELECTABLE\_COLORS disegna la riga contenente l'elenco di colori selezionabili, rappresentati anch'essi sotto forma di quadrati, e si trasferisce nel substate
  - DRAW\_SELECTED\_COLOR\_BORDER che evidenzia il colore del quadrato che l'utente sta attualmente modificando;
- FLIP\_FRAMEBUFFER si utilizza per la gestione della lettura e scrittura in SRAM, in particolare permette di traslare, nella memoria fisica, dalla parte alta a quella bassa e viceversa



XII Interfaccia View

### 3.8 Interfacciamento alla memoria

La memoria SRAM, acronimo di Static Random Access Memory, è una memoria RAM volatile, include array rettangolari di celle di memoria e un circuito di supporto per la decodifica degli indirizzi e per l'implementazione delle operazioni di lettura/scrittura. L'array è organizzato in righe e colonne di celle di memoria (WORD LINE e BIT LINE): ciascuna cella ha un indirizzo univoco definito dall'intersezione riga/colonna.

La SRAM presente nella scheda DE1 necessita di 39 linee I/O per dialogare con l'unità di controllo: 18 linee di input per l'assegnazione dell'indirizzo (A0-A17), 16 piedini di I/O per la lettura/scrittura dei dati (I/O0-I/O15) più 5 linee di input per il controllo dei tipici segnali presenti nelle memorie più note: Chip Enable, Output Enable, Write Enable, Lower Byte, Upper Byte. Oltre a questi sono presenti naturalmente i piedini di alimentazione e di massa.

|         |    | U7                                |                          |      |          |
|---------|----|-----------------------------------|--------------------------|------|----------|
| SRAM_A0 | 1  | *0                                | 447                      | 44   | SRAM_A17 |
| SRAM_A1 | 2  | A0                                | A17                      | 43   | SRAM_A16 |
| SRAM_A2 | 3  | A1                                | A16                      | 42   | SRAM_A15 |
| SRAM_A3 | 4  | A2                                | A15                      | 41   | SRAM_OE  |
| SRAM_A4 | 5  | A3                                | nOE                      | 40   | SRAM_UB  |
| SRAM_CE | 6  | A4<br>nCE<br>D0<br>D1<br>D2<br>D3 | nUB<br>nLB<br>D15<br>D14 | 39   | SRAM_LB  |
| SRAM_D0 | 7  |                                   |                          | 38   | SRAM_D15 |
| SRAM_D1 | 8  |                                   |                          | 37   | SRAM_D14 |
| SRAM_D2 | 9  |                                   |                          | 36   | SRAM_D13 |
| SRAM_D3 | 10 |                                   | D13                      | 35   | SRAM_D12 |
| R_VCC33 | 11 |                                   | D12                      | 34   | GND      |
| GND     | 12 | VCC0                              | GND1                     | 33   | R_VCC33  |
| SRAM_D4 | 13 | GND0                              | VCC1                     | 32   | SRAM_D11 |
| SRAM_D5 | 14 | D4                                | D11                      | 31   | SRAM_D10 |
| SRAM_D6 | 15 | D5<br>D6                          | D10<br>D9                | 30   | SRAM_D9  |
| SRAM_D7 | 16 |                                   |                          | 29   | SRAM_D8  |
| SRAM_WE | 17 | D7                                | D8                       | 28 × |          |
| SRAM_A5 | 18 | nWE                               | NC                       | 27 ^ | SRAM_A14 |
| SRAM_A6 | 19 | A5                                | A14                      | 26   | SRAM_A13 |
| SRAM_A7 | 20 | A6                                | A13                      | 25   | SRAM_A12 |
| SRAM_A8 | 21 | A7                                | A12                      | 24   | SRAM_A11 |
| SRAM_A9 | 22 | A8                                | A11                      | 23   | SRAM_A10 |
|         |    | A9                                | A10                      |      |          |
|         |    | IS61LV25616<br>TSOP-44            |                          |      |          |

XIII SRAM Schema

La SRAM è una memoria a porta singola e ciò significa che può svolgere una sola operazione alla volta, o lettura o scrittura, quindi abbiamo bisogno di disaccoppiare i canali (Scheda/VGA) e renderli indipendenti: la memoria fisica è una sola, pertanto sarà necessario predisporre un arbitro che impedisca situazioni di starvation.

La partizione virtuale consiste nel mantenere in memoria la "scena", in particolare: in un'area della SRAM vado a scrivere (disegnare) la scena successiva, quella da visualizzare al successivo flip del framebuffer, mentre nell'altra si legge la scena da visualizzare a video; questo processo è ciclico e le parti si invertono in presenza del segnale di FLIP.

Nel dettaglio le entità che scambiano segnali con la SRAM sono:

- VGA framebuffer,
- Mastermind,
- VGA\_ramdac;

le prime due si occupano esclusivamente dei segnali da e verso la memoria, senza effettivi accessi in essa, avviando una gestione annidata che dall'entità mastermind invoca framebuffer che a sua volta richiama la VGA\_ramdac.

In VGA\_ramdac si legge e scrive effettivamente dalla/nella memoria attraverso l'uso di segnali collegati ai pin fisici:

- CE Chip Enable per abilitare e disabilitare il dispositivo
- WE <u>Write Enable</u> per abilitare la scrittura in memoria
- OE <u>Output Enable</u> abilita l'uscita per la lettura
- LB e UB *Lower* e *Upper byte* control
- ADDR per gli input Address

Per comandare la memoria in modo che possa essere letta, dovremmo abilitare il CE, OE, LB (o UB) mentre dovremmo tenere disabilitato il WE; essendo segnali attivi bassi, per abilitarli devono essere posti uguali a zero.



XIV Forme d'onda relative al ciclo di lettura della memoria

Durante il ciclo di scrittura invece bisogna abilitare il CE, LB (o UB) e disabilitare l'OE; la scrittura sarà comandata con il WE e solo una volta disabilitato sarà possibile cambiare indirizzo.

### WRITE CYCLE NO. 1 (WE Controlled)



XV Forme d'onda relative al ciclo di scrittura della memoria

# Di seguito i segnali di input/output presenti in VGA\_ramdac.

```
SRAM ADDR
                    : out
                            std logic vector(17 downto 0);
SRAM DQ
                    : inout std logic vector(15 downto 0);
SRAM CE N
                            std logic;
                    : out
SRAM OE N
                            std logic;
                    : out
SRAM WE N
                            std logic;
                    : out
SRAM UB N
                            std_logic;
                    : out
SRAM_LB_N
                            std_logic
                    : out
```

### 3.9 MASTERMIND

Possiamo definire l'entità mastermind come il main dell'intero progetto, gestisce, invoca e invia tutti i segnali necessari a gestire:

- le entità del pattern MVC,
- la vga,
- i display a 7 segmenti.

Di seguito, attraverso le interfacce, è possibile visualizzare tutti i segnali in ingresso e in uscita rispetto a ogni singola entità in gioco.



**XVI Interfaccia Mastermind** 

All'interno del codice associato all'entità mastermind osserviamo

PLL (Phase-locked loop) è un circuito elettronico in grado di costituire un sistema di controllo automatico, per generare segnali periodici la cui fase è in relazione fissa con quella del segnale di riferimento; pur avendo diverse finalità, nei sistemi a microprocessore si utilizza principalmente per generare clock ed ottenere una sincronizzazione costante nel tempo assorbendo eventuali variazioni nella frequenza del segnale a cui si fa riferimento: si controlla la frequenza in uscita generata e la si modifica, alterando la tensione, fino a quando non coinciderà con la frequenza del segnale in ingresso.

Oltre al sopraelencato, Mastermind si occupa della gestione del reset sincrono, attuabile attraverso lo switch 9 della board e necessario per avviare il gioco.

```
reset_sync : process(CLOCK_50)
begin
    if (rising_edge(CLOCK_50)) then
        reset_sync_reg <= SW(9);
        RESET_N <= reset_sync_reg;
    end if;
end process;</pre>
```

### 3.10 VGA

Per visualizzare un'immagine, il display deve poter ricevere i segnali RGB caratterizzanti i pixel e inserirli uno per volta lungo le righe, partendo dall'angolo in alto a sinistra; raggiunto il termine della prima riga, la coordinata colonna è portata a zero e quella di riga incrementata di uno ciò è ripetuto fino a quando non si raggiungerà l'angolo opposto a quello di partenza. Una volta concluso tale processo il display si dovrà nuovamente aggiornare e il ciclo inizierà da capo.

Anche nel caso delle entità VGA abbiamo tipi e costanti utili nel progetto, in particolare sono elencati i colori composti in RGB e due sottotipi per identificare:

- un integer che distingua una precisa coordinata,
- uno specifico colore fra le costanti gestite.

Tutto ciò è definito all'interno del VGA\_package di cui riportiamo di seguito il codice.

```
library ieee;
use ieee.numeric std.all;
use ieee.std logic 1164.all;
package vga package is
 subtype xy coord type is integer range 0 to 512;
 subtype color type is std logic vector(11 downto 0);
 constant COLOR BROWN : color type := X"850";
 constant COLOR ORANGE : color type := X"F80";
constant COLOR_RED : color_type := X"F00";
constant COLOR_GREEN : color_type := X"0F0";
 constant COLOR_BLUE : color_type := X"00F";
 constant COLOR_YELLOW : color_type := X"FF0";
 constant COLOR CYAN : color type := X"0FF";
 constant COLOR_MAGENTA : color_type := X"F0F";
 constant COLOR PURPLE : color type := X"80F";
 constant COLOR BLACK : color type := X"000";
 constant COLOR WHITE : color type := X"FFF";
end package;
```

Di seguito saranno discusse le tre principali entità riferite alla VGA, alla sua gestione, all'interfacciamento con la memoria e alla sincronizzazione.

### 3.10.1 VGA\_FRAMEBUFFER

Questa entità si occupa di gestire l'insieme dei blocchi della VGA, con i dovuti segnali di ingresso/uscita visibili nelle interfacce riportate di seguito.



XVII Interfaccia VGA framebuffer

All'interno dell'architettura possiamo individuare quattro stati:

- IDLE
- DRAWING\_FILLED\_RECT per disegnare un rettangolo pieno
- DRAWING\_EMPTY\_RECT per disegnare un rettangolo vuoto
- DRAWING TEXT per disegnare il carattere del testo

e relativi sottostati in cui traslano per poter inizializzare e disegnare tutto ciò che dovrà essere mostrato a video: rettangoli vuoti, rettangoli pieni colorati e caratteri del testo.

Dallo stato IDLE è possibile traslare nei 3 stati sopraindicati, nonché:

- Pulire la scena (CLEAR)
- Fare lo switch fra le partizioni virtuali della SRAM utilizzata come buffer (FLIP).

Nel secondo caso, il framebuffer salva l'arrivo del segnale di flip e al clock successivo inverte le parti della SRAM da leggere e da scrivere, ciò avviene tramite il segnale fb\_buffer\_idx, che in VGA\_ramdac corrisponderà al segnale BUFFER\_INDEX; a questo punto si azzera flip\_on\_next\_vs poiché il framebuffer ha gestito il segnale e potrà iniziare un nuovo ciclo quando verrà riasserito il segnale di REDRAW.

Osserviamo l'esigenza del segnale flip\_on\_next\_vs poiché non sempre il framebuffer può attuare immediatamente lo scambio, ma in molti casi sarà necessario attendere il concludersi della proiezione di una scena, ossia v sync= '0'.

Di seguito porzione del codice.

```
fb rd x \leftarrow vga x;
fb rd y <= vga y;
fb rd req <= not(vga blank) and (vga strobe or fb rd ack or
'1');
fb wr color <= latched color;
fb wr x
                   <= std logic vector(to unsigned(x cursor,</pre>
fb wr x'length));
fb wr y
                   <= std logic vector(to unsigned(y cursor,</pre>
fb_wr_y'length));
VGA VS <= vga_vsync;</pre>
VGA_R <= fb_rd_color(11 downto 8) when (vga_blank = '0')
else (others => '0');
VGA G <= fb_rd_color(7 downto 4) when (vga_blank = '0')
else (others => '0');
VGA B <= fb_rd_color(3 downto 0) when (vga_blank = '0')
else (others => '0');
READY <= '1' when (state = IDLE and (CLEAR or
DRAW FILLED RECT or DRAW EMPTY RECT
or DRAW TEXT or FLIP) = '0') else '0';
draw logic : process(CLOCK, RESET N)
begin
 if (RESET N = '0') then
                  <= IDLE;
  state
  next_bit
                 <= '0';
                  <= '0';
  next line
  fb wr_req
                  <= '0';
  fb_buffer idx <= '0';
  flip on next vs <= '0';
  elsif (rising edge (CLOCK)) then
  fb wr req <= '0';
  case (state) is
   when IDLE =>
     latched color <= COLOR;</pre>
     if (CLEAR = '1') then
     x start <= 0;
     y_start <= 0;</pre>
     x_end <= SCREEN_WIDTH-1;</pre>
     y_end <= SCREEN_HEIGHT-1;
state <= DRAWING_FILLED_RECT;
     substate <= INIT;</pre>
```

```
elsif (DRAW FILLED RECT = '1') then
 x \text{ start } \stackrel{-}{\checkmark}= X0;
            <= Y0;
 y start
 y_end <= Y1;
state <= DRAWING_FILLED_RECT;
 substate <= INIT;</pre>
 elsif (DRAW EMPTY RECT = '1') then
 x start <= X0;
 y start <= Y0;
 y_end <= Y1;
state <= DRAWING_EMPTY_RECT;
 substate <= INIT;</pre>
 elsif (DRAW TEXT = '1') then
 x  start \leq x0;
  y start <= Y0;
 x end
          <= X1;
 y_end <= Y1;
state <= DRAWING_TEXT;
 substate <= INIT;</pre>
 elsif (FLIP = '1') then
 flip on next vs <= '1';
 end if;
 if (flip_on_next_vs = '1' and vga_vsync = '0') then
 fb buffer idx <= not(fb buffer idx);</pre>
  flip on next vs <= '0';
 end if;
when DRAWING FILLED RECT =>
 fb_wr_req <= '1';
 if (substate = INIT) then
 x_cursor <= x_start;
y_cursor <= y_start;
substate <= DRAWING;</pre>
 else
  if (fb_wr_ack = '1') then
   if (x cursor = x end) then
    x cursor <= x start;</pre>
    if (y cursor = y end) then
     fb wr req <= '0';
     state <= IDLE;</pre>
    else
    y cursor <= y cursor + 1;
    end if;
   else
   x cursor <= x cursor + 1;
   end if;
  end if:
 end if:
when DRAWING EMPTY RECT =>
fb wr req <= '1';
 if (substate = INIT) then
```

```
x_cursor <= x_start;</pre>
y_cursor <= y_start;
substate <= DRAWING_HIGH_SIDE;</pre>
elsif (substate = DRAWING_HIGH SIDE) then
 if (fb wr ack = '1') then
  if (x cursor = x end) then
   x cursor <= x_start;</pre>
   if (y_cursor = y_start + 3) then
   fb_wr_req <= '0';
    y cursor <= y cursor + 1;
    substate <= DRAWING LEFT SIDE;</pre>
   y cursor <= y cursor + 1;
   end if;
  else
  x cursor <= x cursor + 1;
  end if;
 end if;
elsif (substate = DRAWING LEFT SIDE) then
 if (fb wr ack = '1') then
  if (x cursor = x start + 3) then
   x cursor <= x_start;</pre>
   if (y_cursor = y_end - 4) then
    fb_wr_req <= '0';
    x = x = x = x = 3;
    y cursor <= y start + 4;
    substate <= DRAWING RIGHT SIDE;
    y_cursor <= y_cursor + 1;</pre>
   end if;
  else
   x cursor <= x cursor + 1;</pre>
  end if;
 end if;
elsif (substate = DRAWING_RIGHT_SIDE) then
 if (fb wr ack = '1') then
  if (x cursor = x end) then
   x cursor \le x end - 3;
   if (y_cursor = y_end - 4) then
    fb_wr_req <= '0';
    x cursor <= x start;</pre>
    y_cursor <= y_cursor + 1;</pre>
    substate <= DRAWING LOW SIDE;</pre>
    y_cursor <= y_cursor + 1;</pre>
   end if;
  else
   x cursor <= x cursor + 1;</pre>
  end if;
 end if;
else
 if (fb_wr_ack = '1') then
  if (x cursor = x end) then
   x_cursor <= x_start;</pre>
   if (y cursor = y end) then
    fb_wr_req <= '0';
    state <= IDLE;</pre>
    y_cursor <= y_cursor + 1;</pre>
   end if;
  else
```

```
x cursor <= x cursor + 1;</pre>
       end if;
      end if:
     end if;
    when DRAWING TEXT =>
     if (substate = INIT) then
      x_cursor <= x_start;</pre>
      y_cursor <= y_start;
substate <= DRAWING;
     elsif (substate = WAIT TEXT PIXEL) then
     next bit <= '0';</pre>
      next_line <= '0';</pre>
      substate <= DRAWING;</pre>
     else
      if (text pixel = '1' and fb wr req = '0') then
       fb_wr_req <= '1';
       if (fb wr req = '1' and fb wr ack = '1') or text pixel
= '0' then
        fb wr req <= '0';
         substate <= WAIT TEXT PIXEL;</pre>
         if (x cursor = x end) then
         x cursor <= x start;</pre>
          if (y_cursor = y_end) then
          state <= IDLE;
          else
          y_cursor <= y_cursor + 1;</pre>
          next line <= '1';</pre>
          end if:
         else
         x_cursor <= x_cursor + 1;</pre>
         next_bit \leftarrow '1';
        end if;
       end if;
      end if;
     end if;
    when others =>
     assert false severity failure;
    end case;
  end if;
 end process;
```

### 3.10.2 VGA TIMING

Per visualizzare correttamente un'immagine sul display non basta semplicemente inviare i tre segnali RGB con la giusta frequenza ma sono necessari due segnali di sincronismo:

 H\_SYNC: quando l'horizontal sync è asserito (in logica negativa) indica al monitor la fine di una riga.



**XVIII Sincronizzazione orizzontale** 

 V\_SYNC: quando il vertical sync è asserito (in logica negativa) s'indica al monitor che l'immagine è terminata ed è possibile iniziare un altro ciclo di refresh.



XIX Sincronizzazione verticale

Entrambi i segnali devono rimanere nello stato logico alto mentre i pixel sono disegnati (active region), sono poi portati allo stato logico basso dopo un tempo detto front porch (vertical e horizontal) e vi rimangono per un tempo sync pulse; infine tornano nello stato iniziale per un tempo back porch prima di passare alla nuova riga o alla nuova immagine. La durata dei tempi sync pulse, front porch e back porch sia vertical sia horizontal è calcolata a partire dalla risoluzione: l'insieme di tutti questi periodi dà origine alla cosiddetta blanking region.

Nella blanking region i segnali RGB devono essere a "0" e nessun pixel è effettivamente disegnato.



**XX Interfaccia VGA Timing** 

L'entità VGA\_timing comunica esclusivamente con VGA inviando in uscita i segnali per la gestione del sincronismo del display e dei singoli pixel.

# Horizontal Timing (h\_sync signal) Display Display Front | Sync | Back | Porch | Pulse | Porc

**XXI VGA Timing** 

Nel nostro progetto l'entità che gestisce la corretta temporizzazione della vga è vga\_timing dove, in modo duale, viene gestito sia il sincronismo orizzontale che quello verticale. Nel processo v\_timing al primo accesso successivo a un RESET\_N si resettano sia il v\_counter, contatore di linea, che il v\_pixel, contatore di pixel di una linea, e si va a porre il segnale v\_state nello stato FRONT\_PORCH. In seguito ad ogni ciclo di clock, se new\_line è uguale a '1' si verifica il valore del contatore v\_counter e, in base ad esso, lo stato del segnale v\_state traslerà da FRONT\_PORCH a DATA passando rispettivamente per gli stati SYNC e BACK\_PORCH (vedi figura XXI). Quando v\_state si trova nello stato DATA e v\_counter è diverso da '0' si va ad aumentare il contatore "v\_pixel" che servirà a settare l'uscita PIXEL\_Y utile per disegnare il vero e proprio pixel sullo schermo.

```
v timing : process (CLOCK, RESET N)
begin
  if (RESET N = '0') then
  v_counter <= 0;</pre>
  elsif (rising_edge(CLOCK)) then
   if(new line = '1') then
   if (v counter = 0) then
    v state <= FRONT PORCH;
    elsif (v counter = (V FRONT PORCH - 1)) then
    v state <= SYNC;
    elsif (v counter = (V FRONT PORCH + V SYNC LEN - 1)) then
    v state <= BACK PORCH;
    elsif (v counter = (V FRONT PORCH + V SYNC LEN +
V BACK PORCH - 1)) then
    v state <= DATA;
    end if;
    if(v state = DATA and v counter /= 0) then
    v pixel <= v pixel + 1;</pre>
    else
    v_pixel <= 0;</pre>
   end if;
    if (v counter = V LENGTH-1) then
    v counter <= 0;
    else
    v counter <= v counter + 1;</pre>
   end if;
   end if;
  end if;
 end process;
BLANK <= '0' when (h state = DATA and v state = DATA) else
'1';
H SYNC <= '0' when (h_state = SYNC) else '1';</pre>
V_SYNC <= '0' when (v_state = SYNC) else '1';</pre>
PIXEL X
              <=
                        std logic vector (to unsigned (h pixel,
PIXEL X'LENGTH));
PIXEL Y
                        std logic vector (to unsigned (v pixel,
PIXEL Y'LENGTH));
PIXEL_STROBE <= '1' when (h_state = DATA and v_state = DATA
and clock count = 0) else '0';
```

end architecture;

In modo duale viene gestita la visualizzazione dell'immagine relativa all'asse orizzontale di cui sotto mostriamo il codice.

```
h timing : process (CLOCK, RESET N)
begin
  if (RESET N = '0') then
  h_counter <= 0;
h pixel <= 0;
  h_pixel
  clock count <= 0;</pre>
  elsif (rising_edge(CLOCK)) then
  new line
              <= '0';
  if (clock_count /= CLOCK_DIV-1) then
   clock_count <= clock_count + 1;</pre>
   else
   clock count <= 0;</pre>
   if (h counter = 0) then
    h_state <= FRONT_PORCH;</pre>
    new line <= '1';
    elsif (h_counter = (H_FRONT_PORCH - 1)) then
    h state <= SYNC;
    elsif (h counter = (H FRONT PORCH + H SYNC LEN - 1)) then
    h state <= BACK PORCH;
    elsif (h counter = (H FRONT PORCH + H SYNC LEN +
H BACK PORCH - 1)) then
    h state <= DATA;
    end if;
    if (h state = DATA and h counter /= 0) then
    h pixel <= h pixel + 1;
    else
    h pixel \leftarrow 0;
   end if;
    if (h counter = H LENGTH-1) then
    h counter <= 0;
    else
    h_counter <= h_counter + 1;</pre>
   end if;
   end if;
  end if;
 end process;
```

### 3.10.3 VGA RAMDAC

Come anticipato nel capitolo 3.8, il modulo vga\_ramdac gestisce gli accessi in scrittura e lettura alla SRAM attraverso il segnale BUFFER\_INDEX, proveniente dall'entità vga\_framebuffer, che si comporta come il pin di comando di un chip select e in base al valore 0/1 indirizza:

- la parte degli indirizzi della SRAM da leggere e quindi da visualizzare a schermo,
- la parte degli indirizzi dove scrivere la scena, che sarà visualizzata al successivo flip del framebuffer.



XXII Interfaccia VGA Ramdac

Con i segnali wr\_addr e rd\_addr si definiscono gli indirizzi attualmente da leggere e da scrivere nella SRAM, inviati da vga\_framebuffer e forniti alla funzione coords\_to\_addr: tale funzione è necessaria per ricavare l'effettivo indirizzo della SRAM poiché l'indirizzo in arrivo da vga\_framebuffer rappresenta le coordinate della parte della scena attualmente in scrittura o in lettura.

```
function coords_to_addr
(
    x : std_logic_vector;
    y : std_logic_vector
)
    return std_logic_vector is
begin
    return y(8 downto 0) & x(8 downto 0);
end function;
```

L'encoded\_pixel rappresenta il colore da scrivere, è ottenuto dalla funzione encode\_pixel cui è passato come argomento il segnale WR\_COLOR (in ingresso da vga framebuffer). La funzione definisce tre vettori, che

rappresentano l'RGB, ognuno lungo 4 bit poiché la profondità di colore prescelta è 12 bit; tale modello di colori è diviso per ognuno di questi vettori, in particolare codificheremo ogni colore utilizzando

- 3 bit per il rosso
- 2 bit per il verde
- 3 bit per il blu.

La lettura della scena dalla SRAM è effettuata con la sequenza di passaggi appena descritti ma all'inverso, prima il pixel letto si decifrerà attraverso la funzione decode\_pixel (memorizzato nel segnale latched\_ram), la quale riassegnerà a ciascuno dei canali di colore 4 bit, ottenendo la profondità di 12 bit, poi inviando il pixel decodificato a RD\_COLOR.

```
function
          encode pixel (rgb : std logic vector (FB DEPTH-1
downto ())
 return std logic vector
 constant BPC : natural := FB DEPTH/3;
 variable red : std logic vector(BPC-1 downto 0);
 variable green : std logic vector(BPC-1 downto 0);
 variable blue : std logic vector(BPC-1 downto 0);
begin
 blue := rgb(BPC-1 downto 0);
 green := rgb(BPC*2-1 downto BPC);
 red := rgb(BPC*3-1 downto BPC*2);
 return red(red'high downto red'high-2)
   & green(green'high downto green'high-1)
   & blue (blue 'high downto blue 'high-2);
 end function;
function decode pixel(pixel : std logic vector(7 downto 0))
  return std logic vector
 is
 constant BPC : natural := FB DEPTH/3;
 variable red : std_logic_vector(BPC-1 downto 0);
 variable green : std_logic_vector(BPC-1 downto 0);
 variable blue : std logic vector(BPC-1 downto 0);
begin
 red := (others => pixel(5));
 red(red'high downto red'high-2) := pixel(7 downto 5);
 green := (others => pixel(3));
 green(green'high downto green'high-1) := pixel(4 downto 3);
 blue := (others => pixel(0));
 blue(blue'high downto blue'high-2) := pixel(2 downto 0);
 return red & green & blue;
 end function;
```

In questa entità troviamo tre processi: ram\_fsm, mem\_dir\_ctrl e ram\_regs.

Il primo gestisce lo stato della ram, in particolare le richieste di lettura e scrittura (RD\_REQ e WR\_REQ), dove abilitiamo rispettivamente SRAM\_OE\_N e SRAM\_WE\_N, con logica negativa, per abilitare la lettura e la scrittura sulla SRAM, con logica positiva RD\_ACK e WR\_ACK, per segnalare al framebuffer il termine dell'operazione richiesta. Sono inoltre attivati rispettivamente i segnali interni mem\_dir\_rd e mem\_dir\_wr, utili per il secondo processo. Da segnalare che nel caso sia richiesta la lettura, è attivata anche latch\_ram\_rd, anch'essa ci servirà poi.

Ш secondo processo gestisce effettivamente la memoria. Nel caso di una lettura, l'operazione avviene attraverso i segnali SRAM LB N e SRAM UB N che permettono di abilitare l'uscita bassa o l'uscita alta della SRAM, rispettivamente, sul bus SRAM DQ, da cui sarà possibile leggere il dato. In caso di scrittura l'operazione è simile alla precedente ma nel caso specifico, invece di scrivere solo su una metà del bus, si scrive sulla SRAM\_DQ un array da 16 bit composto dalla concatenazione di encoded pixel; osserviamo che in realtà la scrittura sarà sempre di uno e un solo byte grazie a BUFFER INDEX che permetterà di selezionare uno solo tra SRAM LB N e SRAM UB N.

L'ultimo processo si utilizza per gestire lo stato della SRAM, in particolare se il segnale latch\_ram\_rd, gestito nel primo processo, è attivo allora sul segnale latched\_ram si scriverà il contenuto del segnale ram\_rd\_word, gestito nel secondo processo.

```
begin
```

```
encoded pixel <= encode pixel(WR COLOR);</pre>
RD COLOR <= decode pixel(latched ram);
ram_fsm : process(RD_REQ,
encoded_pixel, ram_state, CLOCK)
                             WR REQ,
                                      rd_addr, wr_addr,
begin
 mem_dir_rd <= '0';
RD_ACK <= '0';
                <= '0';
 WR ACK
                <= '1';
 SRAM OE N
 SRAM_WE_N
                <= '1';
 latch_ram_rd
                <= '0';
 next ram state <= ram state;
 case (ram state) is
  when IDLE =>
   if (RD REQ = '1') then
    mem_dir_rd <= '1';
    SRAM_OE_N <= '0';
    latch_ram_rd <= '1';
                <= '1';
    RD ACK
   elsif (WR REQ = '1') then
   mem_dir_wr <= '1';
    SRAM_WE_N <= '0';
WR_ACK <= '1';
    WR ACK
   end if;
  when others =>
   assert false severity failure;
 end case;
end process;
mem dir ctrl : process (mem dir rd, mem dir wr, rd addr,
SRAM DQ, wr addr, rd buf idx, wr buf idx, encoded pixel)
begin
 SRAM CE N
                <= '0';
 SRAM ADDR
               <= (others => '-');
 SRAM DQ
               <= (others => 'Z');
                <= '1';
 SRAM LB N
 SRAM_UB_N
               <= '1';
 if (mem dir rd = '1') then
                <= rd addr(SRAM ADDR'range);</pre>
  SRAM ADDR
```

```
if (rd_buf_idx = '0') then
  SRAM LB N <= '0';
  ram rd word <= SRAM DQ(7 downto 0);
  else
  SRAM UB N <= '0';
  ram_rd_word <= SRAM_DQ(15 downto 8);
  end if;
 elsif (mem_dir_wr = '1') then
 SRAM_ADDR <= wr_addr(SRAM_ADDR'range);</pre>
               <= wr_buf_idx;
<= not(wr_buf_idx);
<= encoded_pixel & encoded_pixel;</pre>
 SRAM_LB N
 SRAM UB N
 SRAM DQ
end if;
end process;
ram_regs : process(CLOCK, RESET N)
if (RESET N = '0') then
 latched_ram <= (others => '0');
 ram state
             <= IDLE;
 elsif (rising edge(CLOCK)) then
  if (latch ram rd = '1') then
  latched ram <= ram rd word;
  end if;
 ram_state <= next_ram_state;</pre>
end if;
end process;
```

end architecture;

# 4 Conclusioni

### 4.1 Risultati

Il gioco è stato totalmente realizzato in linguaggio VHDL e la gestione sequenziale interamente con macchine a stati finiti, non si è utilizzato un processore. Lo sviluppo del progetto ha evidenziato come sia possibile realizzare un gioco, di media complessità, come *mastermind* utilizzando esclusivamente un linguaggio hardware; inoltre è stato possibile comprendere l'uso di alcuni protocolli per la gestione delle periferiche come la VGA.

Il gioco è quindi un ottimo esempio di cosa è possibile gestire con tecnologie FPGA come la scheda Altera DE1, nonché un esempio di portabilità essendo possibile, con piccoli accorgimenti, trasferire il codice su qualsiasi altra apparecchiatura programmabile dotata dei necessari componenti.

Osserviamo infine che, dalla sequenza di operazioni logiche messe in atto per implementare il gioco mastermind, è possibile generare diverse tipologie di giochi logici, dal gioco del mulino a forza quattro, modificando l'algoritmo di gioco e i componenti mostrati a video.

## 4.2 Miglioramenti

- Aggiunta della periferica tastiera PS/2 per limitare l'uso dei bottoni della scheda sostituendoli con quelli della tastiera, più intuitivi, fornendo la possibilità di spostarsi da un quadrato all'altro da sinistra verso destra e viceversa, a differenza dell'attuale versione in cui si trasla esclusivamente dal quadrato attuale a quello successivo alla destra e raggiunto l'ultimo quadrato si trasla nel primo.
- Aggiunta di un componente audio che renda più coinvolgente il gioco con suoni per la conferma, la variazione di colore, la vittoria e la sconfitta.
- Aggiunta di ulteriori colori per aumentare la difficoltà nell'individuazione dell'esatta sequenza.